首页/ 题库 / [多选题]触发器是存储电路的基本元件,根据触发器时的答案

触发器是存储电路的基本元件,根据触发器时钟端的连接方式,把时序逻辑电路分为()。

多选题
2022-01-15 00:03
A、同步时序电路
B、组合逻辑电路
C、触发器电路
D、异步时序电路
查看答案

正确答案
A | D

试题解析

感兴趣题目
迄今为止,人们已经研制出许多触发器电路,根据电路结构形式的不同,可以将它们分为()RS触发器、()RS触发器、()触发器,()触发器等,同时由于控制方式的不同,触发器的逻辑功能在细节上又有所不同,因此,根据触发器逻辑功能的不同分为()触发器、()触发器、()触发器、()触发器等几种类型。
触发器是存储电路的基本元件,根据触发器时钟端的连接方式,把时序逻辑电路分为()。
触发器是由普通逻辑门电路构成的,但在功能上与普通逻辑门电路存在的最大差别是触发器具有()
触发器是时序电路的基本单元,一般常用的有()。
边沿触发器中,在CP时钟的作用下,具有置0、置1、保持、翻转四种功能的触发器是()
某J-K触发器,每来一个时钟脉冲就翻转一次,则其J、K端的状态应为()。
对于上升沿触发的JK触发器,现J=1,K=1,当时钟CP由0变为1时,触发器的状态Q变为()
在时钟脉冲控制下T触发器具有()和()功能。
D触发器是在时钟信号作用下实现其逻辑功能的。
触发器的置位端(置1端)至输出端的信号延时量一定大于触发器由输入端至输出端的延时量。
分立元件组成的触发电路,线路复杂且使用元件多。
由维阻D触发器和边沿JK触发器组成的电路如图(a)所示,各输入端波形如图(b)。当各触发器的初态为“0”时,试画出Q1和Q2端的波形,并说明此电路的功能。
相关题目
同步时序逻辑电路中各触发器的时钟脉冲CP是同一个信号
时序电路的驱动方程是指的各个触发器的同步输入端的表达式
11. 一个T触发器,在T=0时,加上时钟脉冲,则触发器( )
T型触发器当时钟脉冲输入时,其输出状态( )
在时钟脉冲为1期间,选出允许输入信号改变的触发器:( )
异步时序逻辑电路中各触发器状态变化不是发生在同一时刻,但必须要有时钟脉冲。
下列触发器中,能作为同步时序逻辑电路的存储元件的有()
《国家电网公司输变电工程提高设计使用寿命指导意见(试行)》指出,电气二次设备的主体部件包括主电路板、核心元件等。
基本RS触发器与时钟同步的RS触发器的主要区别在于()
迄今为止,人们已经研制出许多触发器电路,根据电路结构形式的不同,可以将它们分为()RS触发器、()RS触发器、()触发器,()触发器等,同时由于控制方式的不同,触发器的逻辑功能在细节上又有所不同,因此,根据触发器逻辑功能的不同分为()触发器、()触发器、()触发器、()触发器等几种类型。
基本RS触发器要受时钟脉冲的控制。
基本RS触发器电路中,触发脉冲消失后,其输出状态()。
把两个与非门的输入、输出端交叉连接,即构成基本RS触发器。
所谓时钟同步是使收端的时钟频率与发端的时钟频率()。

同步时序逻辑电路中各触发器的时钟脉冲CP不一定相同。

根据电路结构形式的不同,触发器可分为维持阻塞触发器、CMOS边沿触发器和()。
关于基本门电路和触发器的下列说明中,正确的是()
在触发器电路中,利用SD端、RD端可以根据需要预先将触发器置()。
组合电路的基本单元是逻辑门电路、时序电路的基本单元是触发器。
根据电路结构形式的不同,触发器可分为维持阻塞触发器、CMOS边沿触发器和()。
广告位招租WX:84302438

免费的网站请分享给朋友吧