首页/ 题库 / [判断题]Cache—主存层次是为了扩充存储空间。的答案

Cache—主存层次是为了扩充存储空间。()

判断题
2021-09-06 20:14
A、正确
B、错误
查看答案

正确答案
B

试题解析

感兴趣题目
在多级存储系统中,Cache处在CPU和主存之间,解决(64)问题。若Cache和主存的存取时间分别T1和T2,Cache的命中率为H,则计算机实际存取时间为(65)。当CPU向存储器执行读操作时,首先访问Cache,如命中,则从Cache中取出指令或数据,否则从主存中取出,送(66);当CPU向存储器执行写操作时,为了使Cache内容和主存的内容保持一致,若采用(67)法,同时写入Cache和主存。由于Cache容量比主存容量小,当Cache已写满时,但要主存信息写入Cache时,就要淘汰Cache中的已有信息。为了提高Cache的命中率,常采用一种(68)替换算法。
在高速缓冲存储器(Cache)--主存层次结构中,地址映像以及数据交换由( )完成。
计算机系统中,通常采用3层存储结构,即Cache、主存、辅助存储器。其中()速度最快,容量最小。
在存储体系中,虚拟存储器和Cache分别属于主存/外存层次和CPU/主存层次,这两层次的共同点是(3)。
一个设有cache的存储系统中,若主存容量为512KB,cache容量为2KB,每次交换的数据块长度为16B。主存数据调入cache时,为了区分是主存哪个部分哪个字块调入cache中哪个字块位置。因此在cache存储器中还需存放调入主存字块的特征,即cache字块标志(主存高位地址)。cache地址映像若采用直接映像方式,本题中cache字块标志是(1)位,若采用全相联地址映像方式,则cache字块标志是(2)位。
在CPU与主存之间设置高速缓冲存储器Cache,其目的是为了(15)。
在CPU与主存之间设置高速缓冲存储器(Cache)的目的是为了(2)。
在CPU与主存之间设置高速缓冲存储器(Cache)的目的是为了(4)。
● 在CPU与主存之间设置高速缓冲存储器Cache的目的是为了 (2) 。(2)
假设某计算机的存储系统由Cache和主存组成,某程序执行过程中访存1000次,其中访问Cache缺失(未命中)50次,则Cache的命中率是( )
● 在CPU 与主存之间设置高速缓冲存储器Cache,其目的是为了 (2) 。(2)
从主存的角度来看,“Cache—主存”层次的目的是为了(),而“主存—辅存”层次的目的是为了()。
相关题目
Cache(高速缓冲存储器)用于存放主存数据的部分拷贝,主存单元地址与Cache单元地址之间的转换工作由()完成。
虚拟存储器通常由主存和()两级存储系统组成。为了在一台特定的机器上执行程序,必须把()映像到这台机器主存储器的()空间上,这个过程称为地址映像。
层次化存储体系涉及到主存、辅存、cache和寄存器,按存取时间由短至长的顺序是()。
cache与主存统一编址,即主存空间的某一部分属于cache。()
Cache—主存层次是为了扩充存储空间。()
计算机系统中主存一辅存存储层次或Cache一主存存储层次常用的替换算法是()
在CPU与主存之间设置高速缓冲存储器(Cache),其目的是为了()
“Cache-主存”层次:弥补主存速度的不足。
试题(17)在Cache主存层次结构中,主存单元到Cache单元的地址转换由(17)完成。(17)
在多级存储体系中,“cache--主存”结构的作用是解决()的问题。
在多级存储体系中,“Cache-主存”结构的作用是解决(10)的问题。
●在多级存储体系中,"Cache-主存"结构的作用是解决 (15) 的问题。
●在多级存储体系中,"Cache-主存"结构的作用是解决 (15) 的问题。
在高速缓冲存储器(Cache)-主存层次结构中,地址映像以及和主存数据的交换由( )完成。
位于CPU与主存之间的高速缓冲存储器Cache用于存放部分主存数据的拷贝,主存地址与Cache地址之间的转换工作由()完成。
● 位于CPU与主存之间的高速缓冲存储器(Cache)用于存放部分主存数据的拷贝,主存地址与Cache地址之间的转换工作由(1)完成。
●位于CPU与主存之间的高速缓冲存储器Cache用于存放部分主存数据的拷贝,主存地址与Cache地址之间的转换工作由(1)完成。
存储器的层次结构中,“Cache-主存”层次是为了弥补主存()的不足,“主存-辅存”层次是为了弥补主存()的不足。
Cache(高速缓冲存储器)用于存放主存数据的部分拷贝,主存单元地址与Cache单元地址之间的转换工作由(5)完成。
在多级存储系统中,Cache处在CPU和主存之间,解决(55)问题。若Cache和主存的存取时间分别为T1和T2,Cache的命中率为H,则该计算机实际存取时间为(56)。当CPU向存储器执行读操作时,首先访问Cache,若命中,则从Cache中取出指令或数据,否则从主存中取出,送(57):当CPU向存储器执行写操作时,为了使Cache的内容和主存的内容保持一致,若采用(58)法,则同时写入Cache和主存。由于Cache容量比主存容量小,因此当Cache满时,执行把主存信息向Cache写入,就要淘汰Cache中已有的信息,为了提高Cache的命中率,采用一种(59)替换算法。
广告位招租WX:84302438

免费的网站请分享给朋友吧