首页
题目
TAGS
首页
/
题库
/
[单选题]为了解决高速CPU与内存之间的速度匹配问的答案
搜答案
为了解决高速CPU与内存之间的速度匹配问题,在CPU与内存之间增加了( )。
单选题
2022-11-23 21:05
A、ROM
B、RAM
C、FLASH ROM
D、Cache
查看答案
正确答案
D
试题解析
随着CPU速度的提高,CPU与内存之速度差距越来越大,为了提高CPU的读写速度,提高系统工作速度,在内存和CPU之间增加了高速缓存(cache)。由于cache的内容是部分内存单元的副本,所以增加cache并不增加内存容量。
标签:
感兴趣题目
多个CPU各CPU之间共享内存和总线的技术称为()技术。
为了缓解CPU与主存储器之间速度不匹配的问题,通常在CPU与内存之间增设()
下列不能缩小内存与CPU之间速度差异的是()
内存和CPU之间增加高速缓存的目的是
解决CPU与主内存之间的速度匹配的主要方法是在CPU与DRAM间加上二级高速缓存[L2Cache]
高速缓存是为了提高CPU与内存之间数据交换的速度为设计的。
为解决内存于CPU之间速度不匹配的问题而配置的存储设备是()
在CPU和内存之间是通过()来解决速度不匹配的问题。
Cache是一种快速的静态RAM,它介于CPU与内存之间。
Cache的功能是解决CPU与内存的数据传送问题。
为了匹配外设与CPU之间的速度,为了减少中断次数及CPU中断处理时间,同时也为了解决DMA或通道方式的瓶颈问题,在设备管理中引入了()。
为了解决CPU与主存的速度匹配问题,可采用()。
相关题目
5 8086/8088 CPU 与慢速存储器或I/O 接口之间进行数据传输,为了使传送速度匹配,有时需要在( )状态之间插入若干等待周期TW。
高速缓存器Cache介于CPU与主存之间,用于解决内存与外存的速度匹配问题,以提高存储速度。
8086/8088CPU与慢速存储器或I/O接口之间进行数据传输,为了使传送速度匹配,有时需要在()状态之间插入若干等待周期TW。
为了匹配外设与CPU之间的速度,为了减少中断次数及CPU中断处理时间,同时也为了DMA或通道方式的瓶颈问题,在设备管理中引入了()。
微型计算机配置高速缓冲存储器是为了解决CPU和内存储器之间速度不匹配问题。
高速缓冲存储器(Cache)是为了解决( )之间速度不匹配的问题。
引进高速缓冲存储器(CaChe)技术是为了解决( )之间速度不匹配的问题。
高速缓存是为了解决()与()之间通讯速度不匹配而设置的缓存。
配高速缓冲寄存器是为了解决______之间速度不匹配问题。( )
在CPU中配置缓存是为了解决()之间速度的不匹配问题。
微型计算机配置高速缓冲存储器是为了解决CPU和内存储器之间速度不匹配问题。
()存储器位于内存与CPU之间,一般用来解决存取速度与存储容量之间的矛盾,可提高整个系统的运行速度。
为了解决高速CPU与内存之间的速度匹配问题,在CPU与内存之间增加了( )。
为解决CPU和内存之间的速度匹配问题,通常采用的办法是在CPU和内存之间增设一个()。
为了解决高速CPU与内存之间的速度匹配问题,在CPU与内存之间增加了(22)。
为了解决高速CPU与内存之间的速度匹配问题,在CPU与内存之间增加了(40)。
为了解决高速CPU与内存之间的速度匹配问题,在CPU与内存之间增加了(3)。
为了解决高速CPU与内存之间的速度匹配问题,在CPU与内存之间增加了(2)。
●为了解决高速CPU与内存之间的速度匹配问题,在CPU与内存之间增加了 (58)
●为了解决高速CPU与内存之间的速度匹配问题,在CPU与内存之间增加了 (2) 。
广告位招租WX:84302438
题库考试答案搜索网
免费的网站请分享给朋友吧