首页/ 题库 / [单选题]RAM的基本结构包含地址译码器、存储矩阵的答案

RAM的基本结构包含地址译码器、存储矩阵和读写电路三大部分。一个RAM芯片有11个地址输入端,8个数据输出端,则该RAM芯片的容量是()位。

单选题
2021-12-29 22:36
A、88
B、880
C、211×8
D、28×11
查看答案

正确答案
C

试题解析

感兴趣题目
已知Intel6264RAM芯片的存储容量为8KB,要求选用5片6264RAM芯片接在系统中,地址范围从F0000H开始,选用74LS138三一八译码器及逻辑门电路,通过全译码方式译码产生片选,试设计出译码电路,并计算出每个片选的地址范围。
一般逻辑电路大致可分为组合逻辑电路和时序逻辑电路。译码器属于();计算器属于时序逻辑电路。
一般逻辑电路大致可分为()逻辑电路和()逻辑电路,译码器属于()逻辑电路;计数器属于()逻辑电路。
SRAM和DRAM均为RAM存储器,二者的容量与读写速度为()
小容量RAM内部存储矩阵的字数与外部地址线数n的关系一般为()
现有(1024B×4)RAM集成芯片一个,该RAM有多少个存储单元?有多少条地址线?该RAM含有多少个字?其字长是多少位?访问该RAM时,每次会选中几个存储单元?
1024×1位的RAM中,每个地址中只有1个存储单元。
在SRAM中,只有当CS有效时,芯片的地址线、数据线和读写控制线才起作用,才能实现对该存储器的读写操作。
静态随机存储器SRAM的电路结构不包含以下哪个部分()。
在文件系统中,必须为每个文件建立一个至少包含文件名和文件物理存储地址的数据结构,称为()。
内存储器的ROM是读写存储器,而RAM是只读存储器,用户不能写入信息。
电子病历包含的信息有文字、数字、图片、图形、声音和视频六种基本形式。
相关题目

一个指令周期通常包含读取指令、指令译码、ALU执行、内存读写和数据写回5个步骤。()

存储芯片中包括存储体、读写电路、地址译码电路和控制电路。(   )

采用对称双地址结构寻址的1024×1的存储矩阵有( )。
动态 RAM 的基本存储电路是 ________ 。
静态 RAM 的基本存储电路是 ________ 。
使用4片16KB×8位的RAM芯片,用译码法扩展64KB×8位的外部数据存储器,共需使用 条地址线。
CPU对内部RAM和外部RAM的读写速度一样快
设系统为20位地址线,采用全译码方式。若用8K×8位RAM存储器芯片构成256K的存储系统,需要( )位地址线作为片外地址译码。
若RAM芯片内有1024个单元,用单译码方式,地址译码器将有()条输出线:用双译码方式,地址译码器有()条输出线。
存储容量为4K×8位的RAM存储器,其地址线为12条、数据线为( )条
堆栈指针SP在内部RAM中的直接地址是(    )
程控交换机用户接口电路中的编码器将用户线上送来的模拟信号转换为数字信号,译码器则完成相反的()转换。
在实际使用中通常为随机读写存储器RAM提供(),以免数据丢失
RAM的基本结构包含地址译码器、存储矩阵和读写电路三大部分。一个RAM芯片有11个地址输入端,8个数据输出端,则该RAM芯片的容量是()位。
用2K×4位RAM构成64KB的存储系统,需要多少RAM芯片?需要多少位地址作为片外地址译码?设系统为20位地址线,采用全译码方式。
在单译码结构中,地址输入线n=4,经地址译码器译码,可译出( )个状态。
存储器与I/O接口的地址译码,目的是保证CPU能对()和()正确寻址。
在现行PC机中,常用存储器地址线中的低10位作输入输出口地址线。设某接口芯片内部有16个端口,该接口芯片的片选信号由地址译码器产生,则地址译码器的输入地址线一般应为( )。
在现行PC机中,常用存储器地址线专的低10位作输入输出口地址线。设某接口芯片呐部有16个端口,该接口芯片的片选信号由地址译码器产生,则地址译码器的输入地址线一般应为( )。
在现行PC机中,常用存储器地址线中的低10位作输入/输出口地址线。设某接口芯片内部有16个端口,该接口芯片的片选信号由地址译码器产生,则地址译码器的输入地址线一般应为( )。
广告位招租WX:84302438

免费的网站请分享给朋友吧