首页/ 题库 / [单选题]下面是关于CPU与主存储器之间的cach的答案

下面是关于CPU与主存储器之间的cache的叙述,其中正确的是( )。

单选题
2022-01-06 00:51
A、cache中存放的只是主存储器中部分内容的映像
B、cache的工作方式可以根据需要由软件进行设置
C、cache与主存储器是两个各自独立的存储部件,可以选择使用其中的一个
D、cache通常是由DRAM制作的
查看答案

正确答案
A

试题解析
解析:cache中存放的只是主存储器中部分内容的映像,其他三种说法均不正确。

标签:
相关题目
主存储器和CPU之间增加Cache的目的是( )。
主存储器和CPU之间增加Cache的目的是________。
以下关于CPU与主存之间增加调整缓存(Cache)的叙述,不正确的是()。
高速缓存器Cache介于CPU与主存之间,用于解决内存与外存的速度匹配问题,以提高存储速度。
在主存和CPU之间增加cache存储器的目的是()。
在CPU与主存之间设置高速缓冲存储器(Cache),其目的是为了()
对使用Pentium 4作为CPU的PC机来说,下面关于Cache的叙述中错误的是( )。
对使用Pentium4作为CPU的PC机来说,下面关于Cache的叙述中错误的是
以下关于CPU与主存之问增加高速缓存(Cache)的叙述中,错误的是______。
以下关于CPU与主存之问增加高速缓存(cache)的叙述,不正确的是______。
位于CPU与主存之间的高速缓冲存储器Cache用于存放部分主存数据的拷贝,主存地址与Cache地址之间的转换工作由()完成。
● 位于CPU与主存之间的高速缓冲存储器(Cache)用于存放部分主存数据的拷贝,主存地址与Cache地址之间的转换工作由(1)完成。
●位于CPU与主存之间的高速缓冲存储器Cache用于存放部分主存数据的拷贝,主存地址与Cache地址之间的转换工作由(1)完成。
在多级存储系统中,Cache处在CPU和主存之间,解决(55)问题。若Cache和主存的存取时间分别为T1和T2,Cache的命中率为H,则该计算机实际存取时间为(56)。当CPU向存储器执行读操作时,首先访问Cache,若命中,则从Cache中取出指令或数据,否则从主存中取出,送(57):当CPU向存储器执行写操作时,为了使Cache的内容和主存的内容保持一致,若采用(58)法,则同时写入Cache和主存。由于Cache容量比主存容量小,因此当Cache满时,执行把主存信息向Cache写入,就要淘汰Cache中已有的信息,为了提高Cache的命中率,采用一种(59)替换算法。
在多级存储系统中,Cache处在CPU和主存之间,解决(64)问题。若Cache和主存的存取时间分别T1和T2,Cache的命中率为H,则计算机实际存取时间为(65)。当CPU向存储器执行读操作时,首先访问Cache,如命中,则从Cache中取出指令或数据,否则从主存中取出,送(66);当CPU向存储器执行写操作时,为了使Cache内容和主存的内容保持一致,若采用(67)法,同时写入Cache和主存。由于Cache容量比主存容量小,当Cache已写满时,但要主存信息写入Cache时,就要淘汰Cache中的已有信息。为了提高Cache的命中率,常采用一种(68)替换算法。
主存储器和CPU之间增加Cache的目的是()。
在CPU与主存之间设置高速缓冲存储器Cache,其目的是为了(15)。
下面是关于CPU与主存储器之间的Cache的叙述,其中正确的是______。
下面是关于CPU与主存储器之间的Cache的叙述,其中正确的是______。
下面是关于CPU与主存储器之间的cache的叙述,其中正确的是( )。
广告位招租WX:84302438

免费的网站请分享给朋友吧