首页
题目
TAGS
首页
/
题库
/
[单选题]以下关于CPU与主存之间增加调整缓存(C的答案
搜答案
以下关于CPU与主存之间增加调整缓存(Cache)的叙述,不正确的是()。
单选题
2021-09-03 01:27
A、Cache扩充了主存储器的容量
B、Cache可以降低由于CPU与主存之间的速度差异造成的系统性能影响
C、Cache的有效性是利用了对主存储器访问的局部特征
D、Cache中通常保存着主存储器中部分内容的一份副本
查看答案
正确答案
A
试题解析
标签:
计算机硬件基础知识
初级网络管理员
感兴趣题目
在CPU与主存之间设置高速缓冲存储器(Cache)的目的是为了(2)。
在CPU与主存之间设置高速缓冲存储器(Cache)的目的是为了(4)。
●下面是关于CPU与主存储器之间的Cache的叙述,其中正确的是 (43) 。
● 在CPU与主存之间设置高速缓冲存储器Cache的目的是为了 (2) 。(2)
●下面是关于CPU与主存储器之间的Cache的叙述,其中正确的是 (43) 。
下面是关于CPU与主存储器之间的Cache的叙述,其中正确的是
下面是关于CPU与主存储器之间的Cache的叙述,其中正确的是( )。
●一般来说,Cache的功能 (6) 。某32位计算机的Cache容量为16KB,Cache块的大小为16B,若主存与Cache的地址映射采用直接映射方式,则主存地址为1234E8F8(十六进制)的单元装入的Cache地址为 (7) 。在下列Cache替换算法中,平均命中率最高的是 (8) 。全部由软件实现全部由硬件实现由硬件和软件相结合实现有的计算机由硬件实现,有的计算机由软件实现(7)
●一般来说,Cache 的功能 (13) 。某 32 位计算机的 Cache 容量为 16KB,Cache 块的大小为 16B,若主存与 Cache 的地址映射采用直接映射方式,则主存地址为 1234E8F8(十六进制)的单元装入的 Cache 地址为 (14) 。在下列 Cache 替换算法中,平均命中率最高的是 (15) 。全部由软件实现全部由硬件实现由硬件和软件相结合实现有的计算机由硬件实现,有的计算机由软件实现(14)
解决CPU与主内存之间的速度匹配的主要方法是在CPU与DRAM间加上二级高速缓存[L2Cache]
某计算机主存按字节编址,主存与高速缓存Cache的地址变换采用组相联映像方式(即组内全相联,组问直接映像)。高速缓存分为2组,每组包含4块,块的大小为512B,主存容量为1MB。构成高速缓存的地址变换表相联存储器容量为 (1)bit。每次参与比较的存储单元为(2)个。(1)
某计算机主存按字节编址,主存与高速缓存cache的地址变换采用组相联映像方式(即组内全相联,组间直接映像)。高速缓存分为2组,每组包含4块,块的大小为512B,主存容量为1MB。构成高速缓存的地址变换表相联存储器容量为(14)。每次参与比较的存储单元为(15)个。
相关题目
CPU内部的高速缓存是一级Cache,CPU外部的高速缓存是二级Cache。
主存储器和CPU之间增加Cache的目的是( )。
主存储器和CPU之间增加Cache的目的是________。
以下关于CPU与主存之间增加调整缓存(Cache)的叙述,不正确的是()。
高速缓存器Cache介于CPU与主存之间,用于解决内存与外存的速度匹配问题,以提高存储速度。
在主存和CPU之间增加cache存储器的目的是()。
在CPU与主存之间设置高速缓冲存储器(Cache),其目的是为了()
以下关于CPU与主存之问增加高速缓存(Cache)的叙述中,错误的是______。
以下关于CPU与主存之问增加高速缓存(cache)的叙述,不正确的是______。
位于CPU与主存之间的高速缓冲存储器Cache用于存放部分主存数据的拷贝,主存地址与Cache地址之间的转换工作由()完成。
● 位于CPU与主存之间的高速缓冲存储器(Cache)用于存放部分主存数据的拷贝,主存地址与Cache地址之间的转换工作由(1)完成。
●位于CPU与主存之间的高速缓冲存储器Cache用于存放部分主存数据的拷贝,主存地址与Cache地址之间的转换工作由(1)完成。
在多级存储系统中,Cache处在CPU和主存之间,解决(55)问题。若Cache和主存的存取时间分别为T1和T2,Cache的命中率为H,则该计算机实际存取时间为(56)。当CPU向存储器执行读操作时,首先访问Cache,若命中,则从Cache中取出指令或数据,否则从主存中取出,送(57):当CPU向存储器执行写操作时,为了使Cache的内容和主存的内容保持一致,若采用(58)法,则同时写入Cache和主存。由于Cache容量比主存容量小,因此当Cache满时,执行把主存信息向Cache写入,就要淘汰Cache中已有的信息,为了提高Cache的命中率,采用一种(59)替换算法。
在多级存储系统中,Cache处在CPU和主存之间,解决(64)问题。若Cache和主存的存取时间分别T1和T2,Cache的命中率为H,则计算机实际存取时间为(65)。当CPU向存储器执行读操作时,首先访问Cache,如命中,则从Cache中取出指令或数据,否则从主存中取出,送(66);当CPU向存储器执行写操作时,为了使Cache内容和主存的内容保持一致,若采用(67)法,同时写入Cache和主存。由于Cache容量比主存容量小,当Cache已写满时,但要主存信息写入Cache时,就要淘汰Cache中的已有信息。为了提高Cache的命中率,常采用一种(68)替换算法。
主存储器和CPU之间增加Cache的目的是()。
在CPU与主存之间设置高速缓冲存储器Cache,其目的是为了(15)。
下面是关于CPU与主存储器之间的Cache的叙述,其中正确的是______。
下面是关于CPU与主存储器之间的Cache的叙述,其中正确的是______。
下面是关于CPU与主存储器之间的cache的叙述,其中正确的是( )。
主存储器和CPU之间增加Cache的目的是( )。
广告位招租WX:84302438
题库考试答案搜索网
免费的网站请分享给朋友吧